基于FPGA的高速核信号采集系统设计
作者: 王琳 [1] ; 庹先国 [1,2] ; 王磊 [1] ; 杨国山 [3] ; 曲德成 [3] ; 潘洁D [3] ; 林木 [1] ; 肖魏峰 [1]
摘要:描述了一种基于现场可编程逻辑阵列(FPGA)的高速核信号采集系统的设计方案。FPGA作为控制核心,实现对高速Analog—to—Di西talConverter(ADC)和Universal Serial Bus(USB)的逻辑控制和数字信号的采样、滤波、甄别、存储、传输处理,并使用异步First In First Out(FIFO)实现ADC数据采集模块和USB数据传输模块2个不同时钟域之间的数据传输,提高数据的吞吐率。最后利用上位机软件进行数据处理和绘图显示。测试结果表明,该系统能够实现核信号的实时、高效采集。
关键字: 核信号 高速采样 数字信号处理 异步FIFO
上一篇:全自动航空伽玛能谱数据收录系统
下一篇:基于PSoC3便携式多道γ能谱仪的研制