一种高速、高精度全差分采样保持电路的ASIC设计
作者: 魏微 [1,2] ; 陆卫国 [1,2] ; 郭海东 [3] ; 王铮 [1,2] ; 赵京伟 [1,2]
摘要:为了实现新型密集型阵列探测器信号的高速、高密度读出,必须采用专用集成电路技术,利用模数变换器将物理量变换为数字信号后进行串行输出。采样保持电路是模数变换器中的关键单元,决定了整个模数变换过程的性能。论文在国内高能物理领域,首次利用专用集成电路技术,设计实现了一种用于10位、3.3Msps采样率的逐次逼近ADC的全差分采样保持电路并成功流片。实测结果表明,该设计分别实现了48dB的SNDR和78dB的SFDR,达到了预期的设计指标,实现了较高的性能。
关键字: 采样保持 专用集成电路 逐次逼近 模散转换电路
上一篇:4π液闪符合绝对测量自动化装置的研制
下一篇:核部件轴对称性判定实验研究