期刊简介
投稿须知
1、文稿 来稿内容务必真实可靠,具有严谨的科学性和知识或技术的先进性。论点明确,数据可靠,文字简练。文章首页页脚处注明:课题资助项目名称(编号)和第一作者简介[姓名(出生年月-)、性别、民族、籍贯、职称、学位、研究方向]。稿件规格为A4纸,正文用 5号宋体。投稿请使用电子邮件附件的形式。投稿时请注明作者的电话、 E-mail、地址及邮编等联系方式。 2、计量单位 采用国家法定计量单...
当前位置:首页 > 期刊导读 > 2014 > 05 > 正文

基于FPGA的多路数据采集系统的研究与设计

作者: 柳炳琦 [1] ; 庹先国 [2] ; 蒋鑫 [1] ; 刘明哲 [1] ; 李怀良 [2] ; 阳林峰 [1]

摘要:针对VSP系统对测井数据并行采集的要求,采用FPGA作为核心控制器,结合ADS1252模数转换芯片、SDRAM存储芯片和RS485通信技术构建了多路数据采集系统。利用Verilog编写有限状态机实现FPGA控制多路ADC并行采集和SDRAM的存储操作,并能够对多路数据并行采集和正确存储,使系统具有实时性强、电路简单、干扰噪声低等优点。通过signaltap对该系统的采集和存储效果进行在线测试,并结合matlab仿真对比分析,验证了系统的可靠性和准确性。


关键字: 现场可编程门阵列    ADS1252    FIFO    SDRAM    RS485    有限状态机      


上一篇:基于灰度加权的变电压CT重建算法
下一篇:4H-SiC电流型探测器对60Co源γ射线的响应研究